在进行
仿真
时我们首先应该确定自己的
仿真
软件是否配置好了,如果
仿真
软件没有配置好,那么是没办法
仿真
的。
仿真
软件有Modelsim modelsim-Altera等。
在
quartus
中配置
仿真
软件:
将下载的
仿真
软件路径添加到location of executable中即可。
在设计
FPGA
时,要求我们有
仿真
的波形图,所以我们需要进行波形
仿真
,下面就介绍一下波形
仿真
如何进行。
第一步:在工程下建立.
vwf
文件并完成波形设计
file ->new 选择
vwf
目录1. 项目建立:2. 编写Verilog设计文件:3. 1 使用Simulation Waveform Editor
仿真
:3. 2 使用Modelsim(Testbench)
仿真
:
这里以
Quartus
免费版举例
1. 项目建立:
打开
Quartus
,从【File=>NewProjectWizard】新建一个项目。
给项目设立文件夹,命名,并且选择Simulation为‘ModelSim—Altera’,‘Verilog’
Finish结束(因为我没有打算烧板子,其他就不选)
2. 编写
# ** Error: Waveform33.
vwf
.vt(62): near ",": syntax error, unexpected ','
# ** Error: C:/altera/13.1/modelsim_ase/win32aloem/vlog failed.
# Executing ONERROR command at macro ./baoshi.do line 4