74系列芯片简介1——功能与描述1
74系列芯片简介
7400、74H00、74L00、74LS00、74S00、74HC00、74C00、74F00、74ALS00四2
输入
与非门
Y=\AB。
7401、74LS01、74HC01、74ALS01四2
输入
与非门
(OC)
Y=\AB。
7402、74L02、74LS02、74S02、74HC02、74C02、74ALS02、74F02四2
输入
或非门。
Y=/A+B。
7403、74L03、74LS03、74ALS03、74S03、74HC03
7404、74H04、74L04、74S04、74HC04、74C04、74F04、74ALS04六反相器
Y=/A。
7405、74H05、74LS05、74S05、74HC05、74F05、74ALS05六反相器(OC)
Y=/A。
7406、74LS06六反相缓冲器/驱动器(OC、高压输出)
Y=/A;是7405高耐压输出型,耐压30V。
7407、74LS07、74HC07六缓冲器/驱动器(OC、高压输出)
Y=A; 30V耐高压输出。
7408、74LS08、74F08、74ALS08、74S08、74HC08、74C08四2
输入
与门
Y=AB。
7409、74LS09、74F09、74ALS09、74S09、74HC09四2
输入
与门(OC)
Y=AB。
7410、74H10、74L10、74LS10、74ALS10、74S10、74HC10、74C10
74H11、74LS11、74S11、74F11、74ALS11、74HC11三3
输入
与门
Y=ABC。
7412、74LS12、74ALS12三3
输入
与非门
(OC)
Y=\ABC。
7413、74LS13
双
4
输入
与非门
Y=\ABCD。
7414、74LS14、74HC14、74C14
74H15、74LS15、74ALS15、74S15三3
输入
与门(OC)
Y=ABC。
7416、74LS16六反相缓冲器/驱动器
Y=/A;
7417、74LS17六缓冲器/驱动器(OC、高压输出)
Y=A;15V耐压输出。
74LS18
双
四
输入
与非门
(施密特触发)
Y=/ABCD;低电平带负载能力是74LS13的1/8。
74LS19六反相器(施密特触发)
Y=/A;低电平带负载能力是74LS14的1/8。
7420、74H20、74L20、74F20、74 ALS 20、74LS20、74S20、
74HC20
、74C20、
双
四
输入
与非门
Y=/ABCD
7421、74F21、74 ALS 21、74LS21、74HC21、
双
四
输入
与门
Y=ABCD
7422、74H22、74LS22、74S22、74ALS22、74HC22
双
四
输入
与非门
(OC)
Y=/ABCD;是74××20的集电极开路型。
7423可扩展
双
4
输入
或非门(带选通端)
1Y=/1G(1A+1B+1C+1D)+X, 2Y=/2G(2A+2B+2C+2D),X=7460的输口出。
74LS24 四2
输入
与非门
Y=/AB; 是74LS132低电平负载能力的1/8。
7425
双
4
输入
或非门(带选通端)
Y=/G(A+B+C+D)
7426、74LS26四2
输入
与非门
(OC、高压输出)
Y=/AB; 7403高耐压型,15V耐压输出。
7427、74LS27、74F27、74ALS27、74HC27三3
输入
或非门
7428、74ALS28、74LS28四2
输入
或非缓冲器
Y=/A+B
7430、74H30、74L30、74LS30、74ALS30、74S30、74HC30、74D30 8
输入
与非门
当51单片机上电复位后,各输出口的状态都是1。
当执行指令MOVX@DPTr,A时,这是51单片机写,对应的WR为低电平0,
当执行指令MOVX A,@DPTr时,这是51单片机读,对应的RD为低电平0,
这两个零状态都是瞬间出现,不超过1个机械周期就会恢复为1。
使用ATmega32编写交直流
双
电源无缝切换,
输入
过欠压保护,输出过流保护。主要使用了单片机自带的比较器功能,比较器的一端使用了LT431制作的2.5V基准源。
--------------------------------------------------
#include "iom32v.h"
#define WDR() asm("WDR")
#define NOP() asm("NOP")
unsigned char dcovervoltage_flag=0,acovervo...
数电小实验20级会员们的模电实验已经结束了,他们的培训计划已经从模电实验进行到了数电实验。他们将学习到一个新的知识——逻辑电路。接下来让我们一起深入了解本次任务吧!实验:三人表决器的设计和搭建要求:1.写出真值表、逻辑表达式、画出实验电路;2.只能用74HC00和
74HC20
;实验任务设计一个3变量的多数表决电路(当三个
输入
端中有2个及以上
输入
“1”时,输出端才为“1”),然后在实验板...
74HC154,74HC04,
74HC20
,74HC30的使用方法
2.学会利用真值表写出表达式,并且利用表达式进行门电路设计
3.学会将设计好的电路在proteus上进行仿真。
4.在线下将仿真好的在实际的实验台上操作。
二.实验设备及器件
与非门
(英语:NANDgate)是数字逻辑中实现逻辑与非的逻辑门,功能见左侧真值表。若当
输入
均为高电平(1),则输出为低电平(0);若
输入
中至少有一个为低电平(0),则输出为高电平(1)。
与非门
是一种通用的逻辑门,因为任何布尔函数都能用
与非门
实现。
与非门
工作原理
①、A、B
输入
均为低电平时,1、2管导通,3、4管截止,C端电压与VDD一致,输出高电平。
②、A
输入
高电平,B
输入
低电平时,1、3管导通,2、4管截止,C端电位与1管的漏极保持一致,输出高电平。
③、A
输入
低电平,B
输入
高电平时,情况与②类似,亦输出高电平。
④、A、B
输入
均为高电平时,1、2管截止,3、4管导通,C端电压与地一致,输出低电平。
或非门(英语:NORgate)是数字逻辑中实现逻辑或非的逻辑门,功能见右侧真值表。若
输入
均为低电平(0),则输出为高电平(1);若
输入
中至少有一个为高电平(1),则输出为低电平(0)。或非是逻辑或加逻辑非得到的结果。或非是一种具有函数完备性的运算,因此其他任何逻辑函数都能用或非门实现
或非门工作原理
①、A、B
输入
均为低电平时,1、2管导